اصول مدار داخلی FPLD ها
در مقاله قبلی در مورد آی سی های FPGA صحبت کردیم FPGA یک آی سی مدار مجتمع قابل برنامه ریزی است
آی سی های قابل برنامه ریزی با نامهای FPGA یا CPLD ها با نام کلی FPLD ها شناخته می شوند FPLD ها شامل گیتهای منطقی و ابزارهایی جهت اتصال آنها در یك مدار مجتمع می باشند
با استفاده از نرم افزار های موجود مشخص می شود که گیتهای داخل یك device مثلا یک مدار چگونه می تواند جهت ساخت یك مدار منطقی به هم وصل شوند خروجی برنامه یك فایل باینری است که داخل FPLD , download می شود تا باعث شود FPLD مانند یك مدار منطقی عمل کند سپس FPLD برنامه ریزی شده می تواند داخل یك مدار بزرگتر قرار گیرد در واقع به زبان ساده تر ما FLDP ها را برنامه ریزی می کنیم و سپس مورد استفاده قرار می دهیم
این device در واقع از PLA ها (programmable logic Array) نتیجه شده اند ساختمان یك PLA شامل چند گیت AND چند گیت OR و inverter ها می باشد که از طریق آرایه سوئیچها به هم متصل می شوند . در یك PLA هر ورودی و معكوس شده آن توسط سیستمهای افقی از داخل یك گیت AND عبور داده می شوند . گیتهای AND ورودیها را از طریق به هم بستن سیستمهای افقی و عمودی دریافت می کنند . سیستمهای عمودی خروجیهای گیتهای AND را وارد آرایة گیتهای OR می کنند . در این قسمتها سیمهای افقی که ورودیها را به گیتهای OR می برند به این سیمهای عمودی متصل می شوند . گاهی اوقات از آرایه منطقی قابل برنامه ریزی PAL ساده تری استفاده می کنند مدارات PLA و PAL برای منطق ترکیبی موثرند ولی برای منطق ترتیبی بدون اضافه کردن فلیپ فلاپهای خارجی قابل استفاده نیستند . در FPGA ها سه LUT و دو فلیپ فلاپ و بعضی مدارهای اضافی جهت ایجاد یك CLB به هم متصل می شوند.
شاید کمی به نظر کسانی که با مدارات قابل برنامه ریزی کار نکرده باشند گنگ به نظر برسد ولی در ادامه به بررسی مفصل تر و کاربرد های این نوع مدارات خواهیم پرداخت که قابل فهم تر گردد
تهیه و تنظیم برای تبیان : سیدخاموشی